Современная электроника №8/2023
ИНЖЕНЕРНЫЕ РЕШЕНИЯ 36 WWW.SOEL.RU СОВРЕМЕННАЯ ЭЛЕКТРОНИКА • № 8 / 2023 ления строго прямоугольной формы сигнала , так и усиления ретрансли - руемого сигнала для управления сле - дующими , по цепочке , микросхемами выходных регистров . Такое схемотех - ническое решение позволяет распола - гать платы выходных регистров [DD10, DD11] и [DD12, DD13] на значитель - ном расстоянии как от основной платы контроллера , так и друг от друга . Для трансляции сигналов по длинной несо - гласованной линии , представляющей собой ёмкостную нагрузку , на основ - ной плате контроллера используются мощные буферные элементы на осно - ве триггеров Шмитта типа КР 1554 ТЛ 2. Принцип работы При включении питания запускается НЧ - генератор , собранный на элементах DD1.1, DD1.2, с частотой около 10 Гц и далее всё время работает непрерыв - но . Отрицательный перепад каждого выходного импульса этого генератора через дифференцирующую цепочку C2R3 воздействует на вход RS- триггера ( вывод 1), собранного на элемен - тах DD2.1, DD2.2, устанавливая его в условное единичное состояние . Высо - кий уровень с выхода ( вывод 3 элемен - та DD2.1 – условно назовём его « пря - мым ») этого триггера разрешает работу ВЧ - генератора , собранного на элемен - тах DD1.3, DD1.4, который формирует пачку из 64 импульсов , соответствую - щую передаче 16 бит информации по линии данных последовательно - го интерфейса . Это приводит к опро - су адресных входов мультиплексора DD6 и прохождению с выходов D0-D7 РПЗУ DD5 на его выход информации , записанной по адресам , устанавливае - мым последовательно на выходах счёт - чика DD3. При подаче питающего напряжения счётчики DD3, DD4.1, DD4.2 устанавли - ваются в нулевое состояние благодаря короткому положительному импульсу , формирующемуся на выходе буферно - го элемента DD7.4. RS- триггер может установиться с равной вероятностью как в единичное , так и в нулевое состо - яние . Поскольку частота ВЧ - генератора многократно превосходит частоту НЧ - генератора , то в случае возможной установки RS- триггера в единичное состояние произойдёт « несанкциони - рованный » запуск первого генерато - ра и выдача 64 импульсов до момента формирования первого отрицательно - го перепада на выходе НЧ - генератора ( считая с момента включения пита - ния ). Но последовательность считыва - ния слов данных в этом случае не нару - шится , поскольку благодаря счётчикам DD4.1 и DD4.2 в регистры будет переда - но именно 16 бит данных , соответству - ющих первому и второму словам РПЗУ , записанным по « нулевому » (0000h) и « первому » (0001h) адресам соответ - ственно . Затем , уже по отрицательно - му перепаду правильного выходного импульса НЧ - генератора , санкциони - рующего запуск ВЧ - генератора , будут считаны и переданы в регистры тре - тье (0002h) и четвёртое (0003h), потом пятое (0004h) и шестое (0005h) слова данных и так далее . В случае установ - ки RS- триггера ( при включении пита - ния ) в нулевое состояние ( на прямом выходе ( вывод 3) уровень нуля ) работа ВЧ - генератора будет запрещена , и на его выходе ( вывод 10 элемента DD1.4) установится уровень нуля . Первым отрицательным перепадом с выхода НЧ - генератора RS- триггер будет уста - новлен в единичное состояние , и рабо - та ВЧ - генератора будет разрешена . Поскольку на входах A1–A3 мульти - плексора DD6 в начальный момент вре - мени установлены уровни « нулей », то на его выход пройдёт бит данных с вхо - да D0 ( вывод 4). По завершении отри - цательного импульса на выходе DD2.4 ( вывод 10) этот бит будет записан в пер - вую ячейку регистров DD8, DD11 поло - жительным перепадом на их входах синхронизации «C» ( выводы 12). Так как регистры DD8, DD9, DD11, DD13 работают в режиме параллельного сдвига информации , то синхронно с записью бита данных в первый разряд DD8, DD11 произойдёт сдвиг содержи - мого всех разрядов регистров DD8, DD9, DD11, DD13 в направлении возраста - ния номеров их выходов . Одновременно уровень логической единицы , установленный на условно прямом выходе RS- триггера DD2.1– Рис . 1. Программируемое 16- канальное светодинамическое устройство с последовательным интерфейсом . Схема электрическая принципиальная Рис . 2. Вр é менная диаграмма формирования импульсов синхронизации
RkJQdWJsaXNoZXIy MTQ4NjUy